SPC5643LF2MLQ1 NXP
Disponível
SPC5643LF2MLQ1 NXP
• Núcleo duplo e200z4d de alto desempenho — CPU com tecnologia Power Architecture® de 32 bits — Frequência do núcleo de até 120 MHz — Núcleo de pipeline de cinco estágios de emissão dupla — Codificação de comprimento variável (VLE) — Unidade de gerenciamento de memória (MMU) — Cache de instruções de 4 KB com código de detecção de erros — Mecanismo de processamento de sinal (SPE) • Memória disponível — 1 MB de memória flash com ECC — SRAM de 128 KB no chip com ECC — Recursos RWW integrados para emulação de EEPROM • Conceito de segurança inovador SIL3/ASILD: Modo LockStep e proteção à prova de falhas — Esfera de replicação (SoR) para componentes-chave (como núcleo de CPU, eDMA, switch de barra cruzada) — Unidade de controle e coleta de falhas (FCCU) — Unidade de controle e verificação de redundância (RCCU) nas saídas do SoR conectado ao FCCU — Autoteste integrado de tempo de inicialização para memória (MBIST) e lógica (LBIST) acionado por hardware — Autoteste integrado de inicialização para ADC e memória flash acionada por software — Watchdog de segurança aprimorado replicado — Temperatura de junção replicada sensor — Interrupção não mascarável (NMI) — Unidade de proteção de memória (MPU) de 16 regiões — Unidades de monitoramento de clock (CMU) — Unidade de gerenciamento de energia (PMU) Folha de dados do microcontrolador Qorivva MPC5643L — Unidade de verificação de redundância cíclica (CRC) • Modo paralelo desacoplado para uso de alto desempenho de núcleos replicados • Interface Nexus Classe 3+ • Interrupções — Controlador replicado de 16 prioridades — Controlador eDMA replicado de 16 canais • GPIOs programáveis individualmente como entrada, saída ou função especial - Três unidades eTimer de uso geral de 6 canais - 2 unidades FlexPWM - Quatro canais de 16 bits por módulo - Interfaces de comunicação - 2 canais LINFlexD - 3 canais DSPI com geração automática de seleção de chip - 2 interfaces FlexCAN (2.0B Active) com 32 objetos de mensagem - Módulo FlexRay (V2.1 Rev. A) com 2 canais, 64 buffers de mensagens e taxas de dados de até 10 Mbit/s - Dois conversores analógico-digital (ADCs) de 12 bits - 16 canais de entrada - Unidade de disparo cruzado programável (CTU) para sincronizar a conversão de ADCs com temporizador e PWM - Gerador de ondas senoidais (D/A com filtro passa-baixo) - Carregador de bootstrap CAN/UART no chip - Alimentação de tensão única de 3,0 V a 3,6 V - Faixa de temperatura ambiente -40 °C a 125 °C - Faixa de temperatura de junção -40 °C a 150 °
• Núcleo duplo e200z4d de alto desempenho — CPU com tecnologia Power Architecture® de 32 bits — Frequência do núcleo de até 120 MHz — Núcleo de pipeline de cinco estágios de emissão dupla — Codificação de comprimento variável (VLE) — Unidade de gerenciamento de memória (MMU) — Cache de instruções de 4 KB com código de detecção de erros — Mecanismo de processamento de sinal (SPE) • Memória disponível — 1 MB de memória flash com ECC — SRAM de 128 KB no chip com ECC — Recursos RWW integrados para emulação de EEPROM • Conceito de segurança inovador SIL3/ASILD: Modo LockStep e proteção à prova de falhas — Esfera de replicação (SoR) para componentes-chave (como núcleo de CPU, eDMA, switch de barra cruzada) — Unidade de controle e coleta de falhas (FCCU) — Unidade de controle e verificação de redundância (RCCU) nas saídas do SoR conectado ao FCCU — Autoteste integrado de tempo de inicialização para memória (MBIST) e lógica (LBIST) acionado por hardware — Autoteste integrado de inicialização para ADC e memória flash acionada por software — Watchdog de segurança aprimorado replicado — Temperatura de junção replicada sensor — Interrupção não mascarável (NMI) — Unidade de proteção de memória (MPU) de 16 regiões — Unidades de monitoramento de clock (CMU) — Unidade de gerenciamento de energia (PMU) Folha de dados do microcontrolador Qorivva MPC5643L — Unidade de verificação de redundância cíclica (CRC) • Modo paralelo desacoplado para uso de alto desempenho de núcleos replicados • Interface Nexus Classe 3+ • Interrupções — Controlador replicado de 16 prioridades — Controlador eDMA replicado de 16 canais • GPIOs programáveis individualmente como entrada, saída ou função especial - Três unidades eTimer de uso geral de 6 canais - 2 unidades FlexPWM - Quatro canais de 16 bits por módulo - Interfaces de comunicação - 2 canais LINFlexD - 3 canais DSPI com geração automática de seleção de chip - 2 interfaces FlexCAN (2.0B Active) com 32 objetos de mensagem - Módulo FlexRay (V2.1 Rev. A) com 2 canais, 64 buffers de mensagens e taxas de dados de até 10 Mbit/s - Dois conversores analógico-digital (ADCs) de 12 bits - 16 canais de entrada - Unidade de disparo cruzado programável (CTU) para sincronizar a conversão de ADCs com temporizador e PWM - Gerador de ondas senoidais (D/A com filtro passa-baixo) - Carregador de bootstrap CAN/UART no chip - Alimentação de tensão única de 3,0 V a 3,6 V - Faixa de temperatura ambiente -40 °C a 125 °C - Faixa de temperatura de junção -40 °C a 150 °
Certifique-se de que suas informações de contato estejam corretas. Teu mensagem será ser enviado diretamente ao(s) destinatário(s) e não será ser exibido publicamente. Nunca distribuiremos ou venderemos seu pessoal informações a terceiros sem sua permissão expressa.