FS32K144HAT0MLLT NXP
Disponível |
FS32K144HAT0MLLT NXP
- Características de funcionamento - Gama de tensão: 2,7 V a 5,5 V - Gama de temperatura ambiente: -40 °C a 105 °C para o modo HSRUN, -40 °C a 150 °C para o modo RUN - Núcleo Arm™ Cortex-M4F/M0+, CPU de 32 bits - Suporta até 112 MHz de frequência (modo HSRUN) com 1,25 Dhrystone MIPS por MHz - Arm Core baseado na Arquitectura Armv7 e Thumb-2® ISA - Processador de Sinal Digital Integrado (DSP) - Controlador de Interrupção Vectorizada Aninhada Configurável (NVIC) - Ponto Flutuante de Precisão Única Unidade (FPU) - Interfaces de relógio - 4 - 40 MHz oscilador externo rápido (SOSC) com até 50 MHz DC relógio de entrada quadrada externa no modo de relógio externo - 48 MHz Oscilador RC interno rápido (FIRC) - 8 MHz Oscilador RC interno lento (SIRC) - 128 kHz Oscilador de baixa potência (LPO) - Até 112 MHz (HSRUN) System Phased Lock Loop (SPLL) - Até 20 MHz TCLK e 25 MHz SWD_CLK - 32 kHz Contador em tempo real relógio externo (RTC_CLKIN) - Potência gerenciamento – Núcleo Arm Cortex-M4F/M0+ de baixa potência com excelente eficiência energética – Controlador de gerenciamento de energia (PMC) com vários modos de energia: HSRUN, RUN, STOP, VLPR e VLPS. Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM. – Clock gating e operação de baixo consumo de energia suportados em periféricos específicos. • Memória e interfaces de memória – Até 2 MB de memória flash de programa com ECC – 64 KB FlexNVM para memória flash de dados com emulação ECC e EEPROM. Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM. – Até 256 KB SRAM com ECC – Até 4 KB de FlexRAM para uso como emulação SRAM ou EEPROM – Até 4 KB de cache de código para minimizar o impacto no desempenho das latências de acesso à memória – QuadSPI com suporte a HyperBus™ • Analógico de sinal misto – Até dois Conversores Analógico-Digital (ADC) de 12 bits com até 32 entradas analógicas de canal por módulo – Um Comparador Analógico (CMP) com Conversor Digital para Analógico (DAC) interno de 8 bits • Funcionalidade de depuração – Serial Wire JTAG Portas de depuração (SWJ-DP) combinam - Debug Watchpoint and Trace (DWT) - Instrumentation Trace Macrocell (ITM) - Test Port Interface Unit (TPIU) - Flash Patch and Breakpoint (FPB) Unit - Interface homem-máquina (HMI) - Até 156 pinos GPIO com funcionalidade de interrupção - Non-Maskable Interrupt (NMI)
• Interfaces de comunicação
– Até três módulos de receptor/transmissor assíncrono universal de baixa potência (LPUART/LIN) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos LPSPI (Low Power Serial Peripheral Interface) com suporte a DMA e baixa disponibilidade de energia
– Até dois módulos de circuito interintegrado de baixa potência (LPI2C) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos FlexCAN (com suporte CAN-FD opcional)
– Módulo FlexIO para emulação de protocolos de comunicação e periféricos (UART, I2C, SPI, I2S, LIN, PWM, etc).
– Até uma Ethernet de 10/100Mbps com suporte IEEE1588 e dois módulos de Interface de Áudio Síncrona (SAI).
• Segurança e proteção
– O Cryptographic Services Engine (CSEc) implementa um conjunto abrangente de funções criptográficas, conforme descrito na Especificação Funcional SHE (Secure Hardware Extension). Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente.
O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM.
– Número de identificação exclusiva (ID) de 128 bits
– Código de correção de erros (ECC) em memórias flash e SRAM
– Unidade de proteção de memória do sistema (MPU do sistema)
– Módulo de verificação de redundância cíclica (CRC)
– Cão de guarda interno (WDOG)
– Módulo de monitor Watchdog externo (EWM)
• Tempo e controle
– Até oito módulos FlexTimers (FTM) independentes de 16 bits, oferecendo até 64 canais padrão (IC/OC/PWM)
– Um temporizador de baixa potência de 16 bits (LPTMR) com controle de ativação flexível
– Dois Blocos de Atraso Programáveis (PDB) com sistema de disparo flexível
– Um temporizador de interrupção de baixa potência (LPIT) de 32 bits com 4 canais
- Contador em tempo real (RTC) de 32 bits
•Pacote
– Opções de pacote QFN de 32 pinos, LQFP de 48 pinos, LQFP de 64 pinos, LQFP de 100 pinos, MAPBGA de 100 pinos, LQFP de 144 pinos, LQFP de 176 pinos
• DMA de 16 canais com até 63 fontes de solicitação usando DMAMUX
- Características de funcionamento - Gama de tensão: 2,7 V a 5,5 V - Gama de temperatura ambiente: -40 °C a 105 °C para o modo HSRUN, -40 °C a 150 °C para o modo RUN - Núcleo Arm™ Cortex-M4F/M0+, CPU de 32 bits - Suporta até 112 MHz de frequência (modo HSRUN) com 1,25 Dhrystone MIPS por MHz - Arm Core baseado na Arquitectura Armv7 e Thumb-2® ISA - Processador de Sinal Digital Integrado (DSP) - Controlador de Interrupção Vectorizada Aninhada Configurável (NVIC) - Ponto Flutuante de Precisão Única Unidade (FPU) - Interfaces de relógio - 4 - 40 MHz oscilador externo rápido (SOSC) com até 50 MHz DC relógio de entrada quadrada externa no modo de relógio externo - 48 MHz Oscilador RC interno rápido (FIRC) - 8 MHz Oscilador RC interno lento (SIRC) - 128 kHz Oscilador de baixa potência (LPO) - Até 112 MHz (HSRUN) System Phased Lock Loop (SPLL) - Até 20 MHz TCLK e 25 MHz SWD_CLK - 32 kHz Contador em tempo real relógio externo (RTC_CLKIN) - Potência gerenciamento – Núcleo Arm Cortex-M4F/M0+ de baixa potência com excelente eficiência energética – Controlador de gerenciamento de energia (PMC) com vários modos de energia: HSRUN, RUN, STOP, VLPR e VLPS. Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM. – Clock gating e operação de baixo consumo de energia suportados em periféricos específicos. • Memória e interfaces de memória – Até 2 MB de memória flash de programa com ECC – 64 KB FlexNVM para memória flash de dados com emulação ECC e EEPROM. Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM. – Até 256 KB SRAM com ECC – Até 4 KB de FlexRAM para uso como emulação SRAM ou EEPROM – Até 4 KB de cache de código para minimizar o impacto no desempenho das latências de acesso à memória – QuadSPI com suporte a HyperBus™ • Analógico de sinal misto – Até dois Conversores Analógico-Digital (ADC) de 12 bits com até 32 entradas analógicas de canal por módulo – Um Comparador Analógico (CMP) com Conversor Digital para Analógico (DAC) interno de 8 bits • Funcionalidade de depuração – Serial Wire JTAG Portas de depuração (SWJ-DP) combinam - Debug Watchpoint and Trace (DWT) - Instrumentation Trace Macrocell (ITM) - Test Port Interface Unit (TPIU) - Flash Patch and Breakpoint (FPB) Unit - Interface homem-máquina (HMI) - Até 156 pinos GPIO com funcionalidade de interrupção - Non-Maskable Interrupt (NMI)
• Interfaces de comunicação
– Até três módulos de receptor/transmissor assíncrono universal de baixa potência (LPUART/LIN) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos LPSPI (Low Power Serial Peripheral Interface) com suporte a DMA e baixa disponibilidade de energia
– Até dois módulos de circuito interintegrado de baixa potência (LPI2C) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos FlexCAN (com suporte CAN-FD opcional)
– Módulo FlexIO para emulação de protocolos de comunicação e periféricos (UART, I2C, SPI, I2S, LIN, PWM, etc).
– Até uma Ethernet de 10/100Mbps com suporte IEEE1588 e dois módulos de Interface de Áudio Síncrona (SAI).
• Segurança e proteção
– O Cryptographic Services Engine (CSEc) implementa um conjunto abrangente de funções criptográficas, conforme descrito na Especificação Funcional SHE (Secure Hardware Extension). Observação: as gravações/apagamento de CSEc (segurança) ou EEPROM acionarão sinalizadores de erro no modo HSRUN (112 MHz) porque esse caso de uso não pode ser executado simultaneamente.
O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento de CSEc (Segurança) ou EEPROM.
– Número de identificação exclusiva (ID) de 128 bits
– Código de correção de erros (ECC) em memórias flash e SRAM
– Unidade de proteção de memória do sistema (MPU do sistema)
– Módulo de verificação de redundância cíclica (CRC)
– Cão de guarda interno (WDOG)
– Módulo de monitor Watchdog externo (EWM)
• Tempo e controle
– Até oito módulos FlexTimers (FTM) independentes de 16 bits, oferecendo até 64 canais padrão (IC/OC/PWM)
– Um temporizador de baixa potência de 16 bits (LPTMR) com controle de ativação flexível
– Dois Blocos de Atraso Programáveis (PDB) com sistema de disparo flexível
– Um temporizador de interrupção de baixa potência (LPIT) de 32 bits com 4 canais
- Contador em tempo real (RTC) de 32 bits
•Pacote
– Opções de pacote QFN de 32 pinos, LQFP de 48 pinos, LQFP de 64 pinos, LQFP de 100 pinos, MAPBGA de 100 pinos, LQFP de 144 pinos, LQFP de 176 pinos
• DMA de 16 canais com até 63 fontes de solicitação usando DMAMUX
Certifique-se de que suas informações de contato estejam corretas. Teu mensagem será ser enviado diretamente ao(s) destinatário(s) e não será ser exibido publicamente. Nunca distribuiremos ou venderemos seu pessoal informações a terceiros sem sua permissão expressa.