SN65DSI83TPAPRQ1 TI
Disponível
SN65DSI83TPAPRQ1 TI
1 Características 1• Qualificado para aplicações automotivas • AEC-Q100 Qualificado com os seguintes resultados: – Temperatura do dispositivo grau 2: –40°C a +105°C Temperatura ambiente de operação – Classificação HBM ESD do dispositivo Nível 3A – Classificação ESD do dispositivo CDM Nível C6 • Implementa o MIPI® D-PHY Versão 1.00.00 Front-end da camada física e Display Serial Interface (DSI) Versão 1.02.00 • Receptor DSI de canal único configurável para um, Duas, três ou quatro pistas de dados D-PHY por canal operando até 1 Gbps por pista - Suporta pacotes de vídeo DSI de 18 bpp e 24 bpp com formatos RGB666 e RGB888 - Resolução máxima de até 60 fps WUXGA 1920 × 1200 a 18 bpp e 24 bpp Color com apagamento reduzido. Adequado para 60 fps 1366 × 768 / 1280 × 800 a 18 bpp e 24 bpp - Saída para LVDS de ligação única - Suporta DSI de canal único para modo de funcionamento LVDS de ligação única - Faixa de clock de saída LVDS de 25 MHz a 154 MHz - O relógio de pixel LVDS pode ser originado do relógio D-PHY contínuo FreeRunning ou do relógio de referência externo (REFCLK) - Fonte de alimentação VCC principal de 1,8 V - Baixo consumo de energia As características incluem o modo SHUTDOWN, Oscilação reduzida da tensão de saída LVDS, modo comum e suporte MIPI Ultra-Low Power State (ULPS) - LVDS Channel SWAP, LVDS PIN Order Reverse Feature para facilitar o roteamento de PCB - Embalado em pacote PowerPAD™ IC HTQFP (PAP) de 10 mm de 64 pinos × 10 mm
1 Características 1• Qualificado para aplicações automotivas • AEC-Q100 Qualificado com os seguintes resultados: – Temperatura do dispositivo grau 2: –40°C a +105°C Temperatura ambiente de operação – Classificação HBM ESD do dispositivo Nível 3A – Classificação ESD do dispositivo CDM Nível C6 • Implementa o MIPI® D-PHY Versão 1.00.00 Front-end da camada física e Display Serial Interface (DSI) Versão 1.02.00 • Receptor DSI de canal único configurável para um, Duas, três ou quatro pistas de dados D-PHY por canal operando até 1 Gbps por pista - Suporta pacotes de vídeo DSI de 18 bpp e 24 bpp com formatos RGB666 e RGB888 - Resolução máxima de até 60 fps WUXGA 1920 × 1200 a 18 bpp e 24 bpp Color com apagamento reduzido. Adequado para 60 fps 1366 × 768 / 1280 × 800 a 18 bpp e 24 bpp - Saída para LVDS de ligação única - Suporta DSI de canal único para modo de funcionamento LVDS de ligação única - Faixa de clock de saída LVDS de 25 MHz a 154 MHz - O relógio de pixel LVDS pode ser originado do relógio D-PHY contínuo FreeRunning ou do relógio de referência externo (REFCLK) - Fonte de alimentação VCC principal de 1,8 V - Baixo consumo de energia As características incluem o modo SHUTDOWN, Oscilação reduzida da tensão de saída LVDS, modo comum e suporte MIPI Ultra-Low Power State (ULPS) - LVDS Channel SWAP, LVDS PIN Order Reverse Feature para facilitar o roteamento de PCB - Embalado em pacote PowerPAD™ IC HTQFP (PAP) de 10 mm de 64 pinos × 10 mm
Certifique-se de que suas informações de contato estejam corretas. Teu mensagem será ser enviado diretamente ao(s) destinatário(s) e não será ser exibido publicamente. Nunca distribuiremos ou venderemos seu pessoal informações a terceiros sem sua permissão expressa.