S9S12G48BCLC NXP
Disponível |
S9S12G48BCLC NXP
A CPU S12 é uma unidade de processamento de 16 bits de alta velocidade:
• Caminhos de dados completos de 16 bits suportam operação aritmética eficiente e execução matemática de alta velocidade
• Inclui muitas instruções de byte único. Isso permite um uso muito mais eficiente do espaço da ROM.
• Amplo conjunto de recursos de endereçamento indexado, incluindo:
— Usar o ponteiro de pilha como um registro de indexação em todas as operações indexadas
— Usando o contador do programa como um registro de indexação em todos os modos, exceto no modo de incremento/decremento automático
— Compensações do acumulador usando acumuladores A, B ou D
— Pré-decremento, pré-incremento, pós-decremento e pós-incremento automáticos do índice (em –8 a +8)
A memória flash no chip da família MC9S12G-Family apresenta o seguinte:
• Até 240 Kbyte de memória flash de programa
— 32 bits de dados mais 7 bits de síndrome ECC (código de correção de erros) permitem correção de erro de bit único e detecção de falha dupla
— Apague o tamanho do setor 512 bytes
— Programa automatizado e algoritmo de apagamento
— Configuração de nível de margem do usuário para leituras
— Esquema de proteção para evitar programas ou apagamentos acidentais
• EEPROM de até 4 Kbytes
— 16 bits de dados mais 6 bits de síndrome ECC (código de correção de erros) permitem a correção de erros de bit único e a detecção de falhas duplas
— Apague o tamanho do setor em 4 bytes
— Programa automatizado e algoritmo de apagamento
— Configuração de nível de margem do usuário para leituras
A CPU S12 é uma unidade de processamento de 16 bits de alta velocidade:
• Caminhos de dados completos de 16 bits suportam operação aritmética eficiente e execução matemática de alta velocidade
• Inclui muitas instruções de byte único. Isso permite um uso muito mais eficiente do espaço da ROM.
• Amplo conjunto de recursos de endereçamento indexado, incluindo:
— Usar o ponteiro de pilha como um registro de indexação em todas as operações indexadas
— Usando o contador do programa como um registro de indexação em todos os modos, exceto no modo de incremento/decremento automático
— Compensações do acumulador usando acumuladores A, B ou D
— Pré-decremento, pré-incremento, pós-decremento e pós-incremento automáticos do índice (em –8 a +8)
A memória flash no chip da família MC9S12G-Family apresenta o seguinte:
• Até 240 Kbyte de memória flash de programa
— 32 bits de dados mais 7 bits de síndrome ECC (código de correção de erros) permitem correção de erro de bit único e detecção de falha dupla
— Apague o tamanho do setor 512 bytes
— Programa automatizado e algoritmo de apagamento
— Configuração de nível de margem do usuário para leituras
— Esquema de proteção para evitar programas ou apagamentos acidentais
• EEPROM de até 4 Kbytes
— 16 bits de dados mais 6 bits de síndrome ECC (código de correção de erros) permitem a correção de erros de bit único e a detecção de falhas duplas
— Apague o tamanho do setor em 4 bytes
— Programa automatizado e algoritmo de apagamento
— Configuração de nível de margem do usuário para leituras
Certifique-se de que suas informações de contato estejam corretas. Teu mensagem será ser enviado diretamente ao(s) destinatário(s) e não será ser exibido publicamente. Nunca distribuiremos ou venderemos seu pessoal informações a terceiros sem sua permissão expressa.