FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP
FS32K118LAT0MLHT NXP

FS32K118LAT0MLHT NXP

Disponível
FS32K118LAT0MLHT NXP

• Características operacionais
– Faixa de tensão: 2,7 V a 5,5 V
– Faixa de temperatura ambiente: -40 °C a 105 °C para o modo HSRUN, -40 °C a 150 °C para o modo RUN
• Braço™ Cortex-M4F/M0+ núcleo, CPU de 32 bits
– Suporta até 112 MHz de frequência (modo HSRUN) com 1,25 Dhrystone MIPS por MHz
– Arm Core baseado na arquitetura Armv7 e Thumb-2® ISA
– Processador de Sinal Digital Integrado (DSP)
– Controlador de interrupção vetorial aninhado configurável (NVIC)
– Unidade de Ponto Flutuante de Precisão Única (FPU)
• Interfaces de relógio
– Oscilador externo rápido (SOSC) de 4 a 40 MHz com clock de entrada quadrado externo DC de até 50 MHz no modo de clock externo
– Oscilador RC Interno Rápido de 48 MHz (FIRC)
– Oscilador RC interno lento de 8 MHz (SIRC)
– Oscilador de Baixa Potência (LPO) de 128 kHz
– Até 112 MHz (HSRUN) System Phased Lock Loop (SPLL)
– Até 20 MHz TCLK e 25 MHz SWD_CLK
– 32 kHz Relógio externo Contador em Tempo Real (RTC_CLKIN)
• Gerenciamento de energia
– Núcleo Cortex-M4F/M0+ de baixa potência com excelente eficiência energética
– Controlador de Gerenciamento de Energia (PMC) com vários modos de energia: HSRUN, RUN, STOP, VLPR e VLPS. Nota: CSEc (Segurança) ou EEPROM writes/erase irá disparar sinalizadores de erro no modo HSRUN (112 MHz) porque este caso de uso não tem permissão para executar simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento CSEc (Segurança) ou EEPROM.
– Clock gating e operação de baixa potência suportada em periféricos específicos.
• Memória e interfaces de memória
– Até 2 MB de memória flash do programa com ECC
– 64 KB FlexNVM para memória flash de dados com emulação ECC e EEPROM. Nota: CSEc (Segurança) ou EEPROM gravações/apagamento dispararão sinalizadores de erro no modo HSRUN (112 MHz) porque este caso de uso não tem permissão para ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento CSEc (Segurança) ou EEPROM.
– SRAM de até 256 KB com ECC
– Até 4 KB de FlexRAM para uso como emulação SRAM ou EEPROM
– Até 4 KB de cache de código para minimizar o impacto no desempenho das latências de acesso à memória
– QuadSPI com suporte HyperBus™
• Sinal analógico misto
– Até dois conversores analógico-digitais (ADC) de 12 bits com até 32 entradas analógicas de canal por módulo
– Um comparador analógico (CMP) com conversor digital para analógico (DAC) interno de 8 bits
• Funcionalidade de depuração
– Serial Wire JTAG Debug Port (SWJ-DP) combina
– Debug Watchpoint and Trace (DWT)
– Instrumentação Trace Macrocell (ITM)
– Unidade de Interface de Porta de Teste (TPIU)
– Flash Patch e Unidade de Ponto de Interrupção (FPB)
• Interface homem-máquina (IHM)
– Até 156 pinos GPIO com funcionalidade de interrupção
– Interrupção não mascarável (NMI)
• Interfaces de comunicação
– Até três módulos de Receptor/Transmissor Assíncrono Universal de Baixa Potência (LPUART/LIN) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos LPSPI (Low Power Serial Peripheral Interface) com suporte a DMA e baixa disponibilidade de energia
– Até dois módulos de Circuito Interintegrado de Baixa Potência (LPI2C) com suporte a DMA e baixa disponibilidade de energia
– Até três módulos FlexCAN (com suporte opcional a CAN-FD)
– Módulo FlexIO para emulação de protocolos de comunicação e periféricos (UART, I2C, SPI, I2S, LIN, PWM, etc).
– Até uma Ethernet de 10/100Mbps com suporte a IEEE1588 e dois módulos de Interface de Áudio Síncrona (SAI).
• Proteção e Segurança
– O Cryptographic Services Engine (CSEc) implementa um conjunto abrangente de funções criptográficas, conforme descrito na Especificação Funcional SHE (Secure Hardware Extension). Nota: CSEc (Segurança) ou EEPROM gravações/apagamento dispararão sinalizadores de erro no modo HSRUN (112 MHz) porque este caso de uso não tem permissão para ser executado simultaneamente. O dispositivo precisará alternar para o modo RUN (80 MHz) para executar gravações/apagamento CSEc (Segurança) ou EEPROM.
– Número de identificação única (ID) de 128 bits
– Código de correção de erros (ECC) em memórias flash e SRAM
– Unidade de Proteção de Memória do Sistema (System MPU)
– Módulo de verificação de redundância cíclica (CRC)
– Cão de guarda interno (WDOG)
– Módulo de monitor de vigilância externa (EWM)
• Cronometragem e controle
– Até oito módulos FlexTimers (FTM) independentes de 16 bits, oferecendo até 64 canais padrão (IC/OC/PWM)
– Um temporizador de baixa potência de 16 bits (LPTMR) com controle de despertar flexível
– Dois blocos de atraso programáveis (PDB) com sistema de gatilho flexível
– Um temporizador de interrupção de baixa potência de 32 bits (LPIT) com 4 canais
– Contador em Tempo Real (RTC) de 32 bits
•Pacote
– QFN de 32 pinos, LQFP de 48 pinos, LQFP de 64 pinos, LQFP de 100 pinos, MAPBGA de 100 pinos, LQFP de 144 pinos, opções de pacote LQFP de 176 pinos
• DMA de 16 canais com até 63 fontes de solicitação usando DMAMUX
") }))

Dicas para obter cotações precisas de fornecedores. Por favor, inclua o seguinte em seu inquérito:
1. Informações pessoais ou comerciais
2. Forneça a solicitação do produto em grande detalhe
3. Consulta para MOQ, Preço Unitário, etc.




Por favor, certifique-se de que suas informações de contato estão corretas. Sua mensagem será enviada diretamente para o destinatário e não será exibida publicamente. Nunca distribuiremos ou venderemos suas informações pessoais a terceiros sem sua permissão expressa.